### Electric VLSI Design System

Liliana Arias Torres. Walter Alberto Pulido Chiguasuque.

Director: Sebastian Eslava Garzón PhD.

Departamento de Ingeniería Eléctrica y Electrónica. Universidad Nacional de Colombia



# Diseño semi-custom de un módulo realizado en Xilinx con código HDL comportamental

- Crear un proyecto nuevo en Xilinx con el nombre ejemplo.
- Asegúrese de elegir la familia CPLD para sintetizar el proyecto.



• Vamos a realizar como ejemplo una compuerta OR de 2 entradas utilizando el siguiente código.

```
library IEEE;
use IEEE.std logic 1164.all;
entity ejemplo is
  port (
    A: in std_logic;
    B: in std_logic;
    F: out std logic
end ejemplo;
architecture Behavioral of ejemplo is
begin
process (A,B) begin
 if (A='0') and B='0') then
    F <= '0';
 else
    F <= '1':
 end if;
end process;
end Behavioral;
```

• Para obtener el RTL sintetizar el ejemplo y dar clic en la opción: View Technology Sche..



#### Crear esquemático



• Se obtiene el diagrama RTL.



- Con la descripción RTL se pueden observar los componentes que deben ser instanciados como celdas estándar en la herramienta Electric VLSI.
- Realizar la lista de celdas



Lista de celdas

- Or 2
- Buffer

## Conversión del código HDL comportamental a HDL estructural

- Abrir una Terminal en Linux ó para Windows:
   Inicio → Ejecutar → cmd.
- Ubicarse en el directorio donde está el archivo .ngc que se desea convertir.
  - En este caso ejemplo.ngc se encuentra en: C:\Users\Admin\Documents
- Para generar un archivo vhdl estructural escribir:
   netgen -ofmt vhdl mi\_archivo.ngc
- Para generar un archivo verilog estructural escribir:
   netgen -ofmt verilog mi\_archivo.ngc

**Nota:** Si el proyecto realizado en Xilinx está en código verilog comportamental se puede generar un archivo vhdl estructural.

Fuente: <a href="http://hdl-fpga.blogspot.com/2011/10/mensaje-de-error-cant-find-net-or.html">http://hdl-fpga.blogspot.com/2011/10/mensaje-de-error-cant-find-net-or.html</a>

- En caso de obtener un mensaje de error diciendo que no reconoce como ejecutable al programa 'netgen', deberá anteponerle el camino del directorio donde reside el ejecutable.
- En resumen los comandos que debe ejecutar son:
  - 1. C:\Users\Admin>cd C:\Users\Admin\Documents
  - 2. C:\Users\Admin\Documents>C:\Xilinx\14.3\ISE\_DS\ISE\bin\n t\netgen -ofmt vhdl ejemplo.ngc
    Esto nos genera un archivo .nlf
  - 3. C:\Users\Admin\Documents>C:\Xilinx\14.3\ISE\_DS\ISE\bin\n t\netgen -ofmt ejemplo.ngc ejemplo.vhd

• En el código VHDL estructural que fue generado también podemos observar la lista de celdas IBUF y OBUF corresponden al mismo buffer.

```
begin
library IEEE;
                                                         F11: OR2
use IEEE.STD LOGIC 1164.ALL;
                                                          port map (
library UNISIM;
                                                           10 \Rightarrow A \text{ IBUF } 1,
use UNISIM.VCOMPONENTS.ALL;
                                                           I1 => B IBUF 3,
                                                           0 => F OBUF 5
use UNISIM.VPKG.ALL;
                                                         A IBUF: IBUF
entity ejemplo is
                                                          port map (
 port (
                                                           I => A,
  A: in STD LOGIC:= 'X';
                                                           0 => A IBUF 1
  B: in STD LOGIC:= 'X';
                                                         B IBUF: IBUF
  F: out STD LOGIC
                                                          port map (
 );
                                                           I => B,
end ejemplo;
                                                           O \Rightarrow B \mid BUF \mid 3
architecture STRUCTURE of ejemplo is
                                                         F OBUF: OBUF
                                                          port map (
 signal A IBUF 1: STD LOGIC;
                                                           I=> F OBUF 5,
 signal B_IBUF_3 : STD_LOGIC;
                                                           0 \Rightarrow F
 signal F OBUF 5: STD LOGIC;
                                                        end STRUCTURE;
```

Elaboración de la librería de celdas estándar en la herramienta Electric.

• Realizar un proyecto con la librería de celdas estándar según la lista obtenida en el código HDL estructural.





BUFFER OR2

• Como las celdas IBUF y OBUF corresponden al mismo buffer debe duplicar la celda:

Clic derecho Duplicate Cell

• Las celdas deben ser nombradas según son instanciadas por el código VHDL estructural.





### Creación del proyecto VHDL en la herramienta Electric.

- Cree una nueva librería llamada ejemplo.
- Dentro de su librería cree una nueva celda tipo VHDL con el mismo nombre del proyecto en Xilinx *ejemplo*.
- Copie el código ejemplo.vhd generado desde la consola.

- Modifique el código según se indica a continuación:
  - 1. Elimine los caracteres escritos después de STD\_LOGIC

```
entity ejemplo is
  port (
    A : in STD_LOGIC := 'X';
    B : in STD_LOGIC := 'X';
    F : out STD_LOGIC
);
end ejemplo;
```

2. Instancie los componentes después de crear la arquitectura y antes del begin, tenga en cuenta que los componentes deben ser consecuentes con las entradas y salidas del layout de sus celdas estándar realizadas en Electric.

```
architecture STRUCTURE of ejemplo is

component IBUF port(en: in BIT; salida: out BIT);
  end component;
component OBUF port(en: in BIT; salida: out BIT);
  end component;
component OR2 port(a, b: in BIT; salida: out BIT);
  end component;

signal A_IBUF_1 : STD_LOGIC;
signal B_IBUF_3 : STD_LOGIC;
signal F_OBUF_5 : STD_LOGIC;
```

 Nota: Si tiene vectores debe instanciar cada posición como una entrada o señal independiente.

Ejemplo

b: in STD\_LOGIC\_VECTOR (2 downto 0)

Se debe convertir a:

b0: in STD\_LOGIC\_VECTOR

b1: in STD\_LOGIC\_VECTOR

b2: in STD\_LOGIC\_VECTOR

• Finalmente el código VHDL estructural que se debe implementar en Electric es:

```
library IEEE:
                                                               signal A_IBUF_1: STD_LOGIC;
use IEEE.STD LOGIC 1164.ALL;
                                                               signal B IBUF 3: STD LOGIC;
                                                               signal F OBUF 5: STD LOGIC;
library UNISIM;
use UNISIM.VCOMPONENTS.ALL;
                                                              begin
use UNISIM.VPKG.ALL;
                                                               F11: OR2
entity ejemplo is
                                                                port map (
 port (
                                                                 10 \Rightarrow A \text{ IBUF } 1,
                                                                 I1 => B IBUF 3.
  A: in STD LOGIC;
                                                                 O => F OBUF 5
  B: in STD LOGIC;
                                                               A IBUF: IBUF
  F: out STD LOGIC
                                                                port map (
                                                                 I => A,
end ejemplo;
                                                                 0 => A IBUF 1
                                                               B IBUF: IBUF
architecture STRUCTURE of ejemplo is
                                                                port map (
                                                                 I => B.
                                                                 O => B IBUF 3
component IBUF port(en: in BIT; salida: out BIT);
                                                               F OBUF: OBUF
  end component;
                                                                port map (
component OBUF port(en: in BIT; salida: out BIT);
                                                                 I=> F OBUF 5,
  end component;
                                                                 O => \overline{F}
component OR2 port(a, b: in BIT; salida: out BIT);
  end component;
                                                              end STRUCTURE;
```

• Asegúrese de configurar la herramienta como se indica a continuación en **file** → **preferences** →**Tools.** 





• Use una fila para cada módulo y 4 o más filas para el proyecto final, modificar donde señala el cuadro rojo.



- Genere la netlist para esto vaya a:
   Tools → Silicon Compiler → Compile VHDL to netlist View
- Si no se genera la netlist es porque existe un error en el código.



- Para que sus celdas sean tomadas debe copiarlas a la librería de sclib vaya a: cell → Cross Library Copy
- Copie los datos y contenido de todas las celdas de su proyecto.







- Para generar el layout debe revisar que la netlist se ejecute con la tecnología mocmos.
- En components cambie artwork a mocmos.



Genere el layout para esto seleccione la netlist y vaya a:
 Tools → Silicon Compiler → Convert Current Cell to Layout



• Debe aparecer el layout.



• Con el icono en forma de *ojo* se pueden observar las celdas estándar implementadas.

